{"id":671,"date":"2018-01-01T16:06:41","date_gmt":"2018-01-01T15:06:41","guid":{"rendered":"http:\/\/www.fabienm.eu\/flf\/?p=671"},"modified":"2018-01-01T16:06:41","modified_gmt":"2018-01-01T15:06:41","slug":"symbiflow-vers-la-synthese-libre-pour-la-serie7-de-xilinx","status":"publish","type":"post","link":"http:\/\/www.fabienm.eu\/flf\/symbiflow-vers-la-synthese-libre-pour-la-serie7-de-xilinx\/","title":{"rendered":"SymbiFlow, vers la synth\u00e8se libre pour la S\u00e9rie7 de Xilinx"},"content":{"rendered":"<p>Le projet <a href=\"http:\/\/www.clifford.at\/icestorm\/\">IceStorm<\/a> permettant g\u00e9n\u00e9rer des bitstreams \u00e0 partir du verilog vers les FPGA <a href=\"http:\/\/www.latticesemi.com\/Products\/FPGAandCPLD\/iCE40.aspx\">ICE40<\/a> de Lattice \u00e9tant maintenant tr\u00e8s avanc\u00e9, <a href=\"https:\/\/twitter.com\/oe1cxw\/status\/943857881270685696\">W.Clifford se lance<\/a> avec d&rsquo;autres dans le reverse-ingineering des FPGA de la S\u00e9rie 7 de Xilinx.<\/p>\n<p>Pour cela, un nouveau projet nomm\u00e9 <a href=\"https:\/\/symbiflow.github.io\/\">SymbiFlow<\/a> est cr\u00e9\u00e9 pour f\u00e9d\u00e9rer les diff\u00e9rents outils permettant de d\u00e9velopper autour des FPGA de Xilinx. L&rsquo;objectif \u00e0 terme \u00e9tant d&rsquo;int\u00e9grer \u00e9galement les ICE40 \u00e0 SymbiFlow.<\/p>\n<p>Le projet inclut un sous projet nomm\u00e9 sobrement \u00ab<a href=\"https:\/\/github.com\/SymbiFlow\/prjxray\">Project X-Ray<\/a>\u00bb permettant de documenter les diff\u00e9rents \u00e9l\u00e9ments du FPGA Artix7 sous forme de<a href=\"https:\/\/symbiflow.github.io\/prjxray-db\/artix7\/\"> carte en ASCII et HTML.<\/a> Se sous-projet vise \u00e0 documenter le FPGA mais \u00e9galement \u00e0 fournir des outils permettant de piloter <a href=\"https:\/\/www.xilinx.com\/products\/design-tools\/vivado.html\">Vivado<\/a> avec des design simplistes permettant de g\u00e9n\u00e9rer des statistiques sur les bitstreams g\u00e9n\u00e9r\u00e9s et approfondir la documentation.<\/p>\n<p>Un des gros changement de SymbiFlow par rapport \u00e0 Icestorm est la volont\u00e9s de migrer le placement-routage de <a href=\"https:\/\/github.com\/cseed\/arachne-pnr\">arachne-pnr<\/a> vers VPR. Un sous-projet de <a href=\"https:\/\/en.wikipedia.org\/wiki\/Verilog-to-Routing\">VTR<\/a> d\u00e9velopp\u00e9 depuis bien plus longtemps que Arachne-pnr.<\/p>\n<p>Vu le succ\u00e8s remport\u00e9 par le projet IceStorm, avec la quasi totalit\u00e9 des FPGA ICE40 document\u00e9 ainsi que leurs <a href=\"https:\/\/www.youtube.com\/watch?v=IG5CpFJRnOk&amp;feature=youtu.be\">timings<\/a>, on peut esp\u00e9rer voir arriver rapidement une cha\u00eene de d\u00e9veloppement libre pour les FPGA de la S\u00e9rie 7 de xilinx. Et voir ainsi le d\u00e9veloppement open-source sur FPGA devenir une r\u00e9alit\u00e9.<\/p>\n<p>&nbsp;<\/p>\n","protected":false},"excerpt":{"rendered":"<p>Le projet IceStorm permettant g\u00e9n\u00e9rer des bitstreams \u00e0 partir du verilog vers les FPGA ICE40 de Lattice \u00e9tant maintenant tr\u00e8s avanc\u00e9, W.Clifford se lance avec d&rsquo;autres dans le reverse-ingineering des FPGA de la S\u00e9rie 7 de Xilinx. Pour cela, un nouveau projet nomm\u00e9 SymbiFlow est cr\u00e9\u00e9 pour f\u00e9d\u00e9rer les diff\u00e9rents outils permettant de d\u00e9velopper autour &hellip; <a href=\"http:\/\/www.fabienm.eu\/flf\/symbiflow-vers-la-synthese-libre-pour-la-serie7-de-xilinx\/\" class=\"more-link\">Continuer la lecture de <span class=\"screen-reader-text\">SymbiFlow, vers la synth\u00e8se libre pour la S\u00e9rie7 de Xilinx<\/span> <span class=\"meta-nav\">&rarr;<\/span><\/a><\/p>\n","protected":false},"author":1,"featured_media":0,"comment_status":"open","ping_status":"open","sticky":false,"template":"","format":"standard","meta":{"_uag_custom_page_level_css":"","footnotes":""},"categories":[15,67,24,9,20],"tags":[61,46,98,96,72,30,97],"class_list":["post-671","post","type-post","status-publish","format-standard","hentry","category-bitstream","category-icestorm","category-materiel","category-outils","category-verilog","tag-bitstream","tag-ice40","tag-reverse","tag-serie7","tag-synthese","tag-verilog","tag-vivado"],"uagb_featured_image_src":{"full":false,"thumbnail":false,"medium":false,"medium_large":false,"large":false,"1536x1536":false,"2048x2048":false,"post-thumbnail":false},"uagb_author_info":{"display_name":"Fabien Marteau","author_link":"http:\/\/www.fabienm.eu\/flf\/author\/admin\/"},"uagb_comment_info":0,"uagb_excerpt":"Le projet IceStorm permettant g\u00e9n\u00e9rer des bitstreams \u00e0 partir du verilog vers les FPGA ICE40 de Lattice \u00e9tant maintenant tr\u00e8s avanc\u00e9, W.Clifford se lance avec d&rsquo;autres dans le reverse-ingineering des FPGA de la S\u00e9rie 7 de Xilinx. Pour cela, un nouveau projet nomm\u00e9 SymbiFlow est cr\u00e9\u00e9 pour f\u00e9d\u00e9rer les diff\u00e9rents outils permettant de d\u00e9velopper autour\u2026","_links":{"self":[{"href":"http:\/\/www.fabienm.eu\/flf\/wp-json\/wp\/v2\/posts\/671","targetHints":{"allow":["GET"]}}],"collection":[{"href":"http:\/\/www.fabienm.eu\/flf\/wp-json\/wp\/v2\/posts"}],"about":[{"href":"http:\/\/www.fabienm.eu\/flf\/wp-json\/wp\/v2\/types\/post"}],"author":[{"embeddable":true,"href":"http:\/\/www.fabienm.eu\/flf\/wp-json\/wp\/v2\/users\/1"}],"replies":[{"embeddable":true,"href":"http:\/\/www.fabienm.eu\/flf\/wp-json\/wp\/v2\/comments?post=671"}],"version-history":[{"count":2,"href":"http:\/\/www.fabienm.eu\/flf\/wp-json\/wp\/v2\/posts\/671\/revisions"}],"predecessor-version":[{"id":673,"href":"http:\/\/www.fabienm.eu\/flf\/wp-json\/wp\/v2\/posts\/671\/revisions\/673"}],"wp:attachment":[{"href":"http:\/\/www.fabienm.eu\/flf\/wp-json\/wp\/v2\/media?parent=671"}],"wp:term":[{"taxonomy":"category","embeddable":true,"href":"http:\/\/www.fabienm.eu\/flf\/wp-json\/wp\/v2\/categories?post=671"},{"taxonomy":"post_tag","embeddable":true,"href":"http:\/\/www.fabienm.eu\/flf\/wp-json\/wp\/v2\/tags?post=671"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}