5 private links
Hmm pas si énorme que ça en fait. MIPS est largement dépassé par Risc-V, qui est libre depuis le début lui.
Et il y a déjà des procs Risc-V supporté par Linux:
https://git.kernel.org/pub/scm/linux/kernel/git/torvalds/linux.git/tree/arch/riscv?h=v4.20-rc7
Bref cette libération est plutôt un ultime sursaut avant la mort annoncé de l'architecture MIPS à mon avis.
Je vois que Risc-V fait bouger les lignes !
Pour «concurrencer» risc-v, MIPS libère sa spec.
Alors ARM qu'est-ce que tu fous, quand est-ce que tu libère la tienne ;) ?
Une analyse du processeur VexRiscV écrit en SpinalHDL. Le SpinalHDL à le même gros défault que Chisel : C'est du Scala, et la courbe d'apprentissage est (vraiment) raide.
J'aurais tellement rêvé d'avoir une calculette comme ça quand j’étais au lycée.
Deux versions de chisel dans la même journée !
https://chisel.eecs.berkeley.edu/blog/?p=209
Faire un fpga sur un fpga
Quand j'était petit à la télé il y avait les «monstro-plantes», voici les robot-plante ;)
Si vous cherchez à vous lancer dans le développement FPGA c'est le moment : «If you’re looking to get into FPGA development, there’s no better time.»
On peut déjà en douter et conclure que l’intoxication des rats a surtout été médiatique.
Une présentation de Cocotb
On en trouve des moins cher, mais pas connecté
Domage que ça soit si cher. Je me demande s'il n'existe pas des version «juste l'actionneur» qu'on puisse piloter soit même avec un arduino/stm32.
«Le ministère luxembourgeois des transports a déclaré qu’il en coûtait 491 millions d’euros par an pour exploiter les transports publics, la vente de billets et les abonnements rapportant 40 millions d’euros, soit un peu plus de 8% seulement.»
Concevoir vos alimentation avec un FPGA plutôt que d'utiliser un PMIC.
Tiens oui !